未来索引
开启左侧

关于PHY62系列如何选型?PHY6222/PHY6212/PHY6252

[复制链接]
陈18025394486 发表于 2022-7-11 15:26:09 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题
PHY6252是一款支持BLE 5.2功能的系统级芯片(SOC),集成了低功耗的高性能多模射频收发机,搭载32位高性能低功耗处理器,提供64K retention SRAM、可选512/256K Flash、96KB ROM以及256bit efuse,支持基于BLE的安全架构、应用和OTA在线升级。此外,芯片串行外设IO和集成的应用程序IP还能够让用户以最小的BOM成本开发自己的产品。
 高性能多模射频收发机:通过硬件模块的充分复用以最低代价实现多模数字收发机。发射机最大发射功率达到10dBm;BLE 1Mbps速率下接收机灵敏度达到-99dBm,链路射频预算109dB@1Mbps;0dBm时收发功耗8.6/8mA(TX/RX)。此外创新了无需调制系数估计的相干解调(Coherent Demodulation),提供3dB的解调增益,将通信距离和抗干扰能力提高了数倍。
 低功耗芯片设计:采用高效率片上电源管理、低功耗射频前端、低功耗时钟产生架构、振荡器快速启动技术等电路技术,实现低峰值功耗、低平均功耗和低休眠功耗,保证电力供应场景中设备的低功耗性能。
   低BOM成本:PHY6252拥有超高集成度,最小系统仅需1个16MHz晶振和1个常规电容,不需要额外的射频器件和功率电感,大大降低了整体物料成本。
PHY6252特性:
◇ 低功耗32位处理器
◇ 存储器:
512/256KB SPI NOR闪存;
64KB SRAM 睡眠模式下数据保持;
具有8KB缓存RAM的4路指令缓存;
96K ROM;
256Bit efuse;
◇ 11个通用IO引脚:
关闭/休眠模式下的GPIO状态保留;
所有引脚均可以设置串行接口及可编辑IO MUX函数映射;
所有引脚都可以设置为唤醒状态;
所有引脚都可以触发中断;
3个QDEC解码器;
6通道PWM;
2通道PDM/IIC/SPI/UART;
◇ 支持DMIC/AMIC麦克风功能;
◇ 支持低噪声PGA 5通道12位ADC;
◇ 6位24位时钟,1个监控时钟;
◇ 支持RTC;
◇ 电源,时钟,复位控制
◇ 宽电源管理:
供电电压范围:1.8V至3.6V
电池检测功能
◇ 功耗管理:
0.3μA @ 关断模式(支持IO唤醒)
1μA @ 睡眠模式(32KHz RTC);
4uA @ 睡眠模式(32KHz RTC和所有SRAM保持);
接收电流:8mA @3.3V供电
发射电流:8.6mA@0dBm @3.3V供电
MCU: <90uA/MHz
◇ 高速数据吞吐量:
支持BLE 2Mbps协议
支持数据长度扩展功能;
最高数据吞吐量1.6Mbps(DLE+2Mbps)
◇ 支持BLE 5.1
◇ 支持AOA/AOD定向测距;
◇ 支持SIG-MESH多种特性:
Friend 节点
Low power 节点
Proxy 节点
Relay 节点
◇ 2.4G射频性能:
支持BT5.0
接收灵敏度:
 -97dBm@BLE 1Mbps data rate
 -103dBm@BLE 125Kbps data rate
发射功率+10dBm -20 to +10dBm 3dB步进
单端天线:无线射频匹配及RX/TX切换电路
◇ 工作温度:-40℃~+85℃
◇ 尺寸封装:SSOP24 (8.65x3.9 mm)
应用领域
智能穿戴设备   智能家居
智能照明     智能电表
自拍器      防丢器
遥控器      手机外设
电子价签     蓝牙信标
医疗健康     智能楼宇
智慧工业

智能技术共享平台 - 未来论 http://www.mywll.com/
高级模式
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

发布主题
推荐阅读 更多
阅读排行 更多
广告位
!jz_fbzt! !jz_sgzt! !jz_xgzt! 快速回复 !jz_sctz! !jz_fhlb! 搜索

智能技术共享平台 - 未来论

关注服务号

进入小程序

全国服务中心:

运维中心:天津

未来之家:天津 青岛 济南 郑州 石家庄

                商务邮箱:xy@mywll.com

Copyright © 2012-2021 未来派 未来论 (津ICP备16000236号-5)